2025年7月9日,在DACtv技术会议上,西门子半导体业务副总裁Michael Munsey与Perforce解决方案副总裁Vishal Moondhra共同宣布战略合作。此次联手将西门子的数字孪生(Digital Twin)及数字主线(Digital Thread)技术,与Perforce的Helix Core版本控制及IP生命周期管理工具深度集成,为电子设计自动化(EDA)领域提供了一套开箱即用的解决方案。
随着系统级芯片(SoC)晶体管数量突破百亿量级,传统EDA工具在管理设计、验证与需求数据间的复杂关系时愈发吃力。西门子通过其CELUS平台构建芯片数字孪生体,可在虚拟环境中进行实时仿真优化;而Perforce的IPLM系统采用独特的元数据管理机制,将需求变更与设计版本精准关联。例如当设计需求调整时,系统会自动创建包含需求基线、对应IP版本及验证结果的快照,形成可追溯的数字主线。这种技术融合使全球分布式团队的调试效率提升40%,尤其满足车规级芯片对ISO 26262等安全标准的严苛要求。
在芯片架构向Chiplet和AI加速器演进的产业趋势下,此次合作创新性引入"需求差异对比"(Diff Requirements)功能。工程师可以快速识别不同版本间的需求变更,配合西门子CELOS设计优化工具,显著缩短复杂芯片的验证周期。据双方披露,该方案已成功应用于7nm以下工艺节点的自动驾驶芯片开发,帮助客户将工程变更单(ECO)处理时间缩短30%以上。
面对2030年半导体市场破万亿美元的预期,西门子与Perforce的联合解决方案正重新定义EDA工具链。通过构建从RTL设计到流片的完整数字主线,该平台不仅实现了设计数据的端到端追溯,更为3D-IC等先进封装技术提供了可扩展的协作框架。行业分析师指出,这种跨界整合标志着EDA工具正从单一功能模块向智能协同生态系统进化。