2025年7月19日,芯原科技(S2C)在RISC-V中国峰会上展示了其数字EDA全流程解决方案及生态合作成果。作为战略合作伙伴,S2C与包尔淞科技(BOSC)、阿里平头哥(Xuantie)、晶心科技(Andes)共同呈现了多项技术创新:采用双台S8-100Q系统(单台含4颗Xilinx VP1902 FPGA)对香山第三代昆明湖16核RISC-V处理器进行验证,完成了12MHz静态时序收敛;玄铁R908实时处理器在S7-19P平台上实现了微秒级低延时演示;晶心AX45MPV向量处理器通过定制扩展框架在FPGA原型系统上高效运行大语言模型。

在产品创新层面,S2C提出基于事务的加速验证(TBA)方法学,通过其Genesis Architect架构设计工具与OmniArk/OmniDrive验证平台实现协同仿真,在保持RISC-V验证接口(RVVI)兼容性的同时,将验证速度提升数十倍。该方案有效解决了传统仿真方法在复杂指令扩展、全系统验证时存在的效率瓶颈。

「我们不仅是工具供应商,更是创新和客户成功的同行者,」S2C市场副总裁Ying J Chen表示。作为全球领先的FPGA原型验证方案商,S2C目前提供覆盖SoC/ASIC全开发周期的硬件验证、IP开发、系统兼容性测试等解决方案,其四核级联技术可支持超大规模RISC-V芯片研发。此次峰会标志着国产EDA工具链在开源处理器生态中已建立关键支撑能力。